用戶名: 密碼: 驗證碼:

Marvell展示業(yè)界領(lǐng)先的3nm PCIe Gen 7連接技術(shù)

摘要:Marvell在OCP全球峰會上展示業(yè)界領(lǐng)先的3nm PCIe Gen 7連接技術(shù),將PAM4連接技術(shù)的領(lǐng)導(dǎo)地位擴(kuò)展到下一代AI服務(wù)器計算架構(gòu)。

  ICC  美國加利福尼亞州圣克拉拉- OCP全球峰會 - 2024年10月15日至17日,在圣何塞會議中心舉行的OCP全球峰會上,數(shù)據(jù)基礎(chǔ)設(shè)施半導(dǎo)體解決方案領(lǐng)導(dǎo)者M(jìn)arvell Technology, Inc.(納斯達(dá)克:MRVL)展示了其業(yè)界領(lǐng)先的3nm PCIe Gen 7連接技術(shù)。

  PCIe Gen 7使數(shù)據(jù)傳輸速度翻倍,支持加速服務(wù)器平臺、通用服務(wù)器、CXL系統(tǒng)和分解式基礎(chǔ)設(shè)施內(nèi)部計算架構(gòu)的持續(xù)擴(kuò)展?;趶V泛部署的PAM4技術(shù)和利用其業(yè)界領(lǐng)先的加速基礎(chǔ)設(shè)施硅平臺,Marvell開發(fā)了業(yè)內(nèi)最全面的互連產(chǎn)品組合,解決了AI數(shù)據(jù)中心內(nèi)所有高帶寬光通信和銅纜連接問題。這一創(chuàng)新的產(chǎn)品組合使云數(shù)據(jù)中心運(yùn)營商能夠針對特定架構(gòu)和工作負(fù)載優(yōu)化其基礎(chǔ)設(shè)施,以滿足人工智能的指數(shù)級需求。

  早在十多年前,Marvell就開創(chuàng)了PAM4技術(shù),并在PAM4互連出貨量方面處于行業(yè)領(lǐng)先地位。如今,數(shù)據(jù)中心后端和前端網(wǎng)絡(luò)中使用的大多數(shù)光互連都是基于PAM4技術(shù)。與基于NRZ調(diào)制的PCIe Gen 5相比,PCIe Gen 6和Gen 7需要使用PAM4調(diào)制。通過最近發(fā)布的PCIe Gen 6重定時器以及此次PCIe Gen 7演示,Marvell將其基于PAM4的光互連和銅纜互連產(chǎn)品組合從以太網(wǎng)和InfiniBand擴(kuò)展到了銅纜和光PCIe、CXL以及專有計算結(jié)構(gòu)鏈路。

  處理器和加速器性能的提高加上AI集群規(guī)模的增長,促使對更大帶寬速度和容量的需求增加。PCIe Gen 7將使得處理器之間可以交換更多的數(shù)據(jù)量,從而減少訓(xùn)練或推理所需的成本、時間和能源。PCIe是CPU、GPU、AI加速器及其他服務(wù)器組件之間的服務(wù)器系統(tǒng)內(nèi)連接的行業(yè)標(biāo)準(zhǔn)。AI模型每六個月就會使計算需求翻一番,現(xiàn)在已經(jīng)成為PCIe路線圖的主要驅(qū)動力,而PCIe Gen 7正成為必要條件。

  Marvell連接業(yè)務(wù)部門產(chǎn)品營銷副總裁Venu Balasubramonian表示:“AI工作負(fù)載正在推動服務(wù)器互連的發(fā)展,我們的PCIe Gen 7技術(shù)旨在滿足下一代AI數(shù)據(jù)中心的性能和可擴(kuò)展性需求。我們在先進(jìn)工藝節(jié)點上的PAM4 SerDes技術(shù)領(lǐng)域的領(lǐng)導(dǎo)地位使我們能夠提供卓越的性能、低延遲以及行業(yè)領(lǐng)先的性能、功耗和延遲,為加速基礎(chǔ)設(shè)施提供了關(guān)鍵基礎(chǔ)?!?

  PCIe Gen 7每通道運(yùn)行速率為128GT/s,支持AI和ML工作負(fù)載跨越計算架構(gòu)進(jìn)行擴(kuò)展。它提供了高性能、低延遲和能效,這是驅(qū)動下一代AI集群、高性能計算(HPC)系統(tǒng)和云數(shù)據(jù)中心所必需的。

  Marvell PCIe Gen 7 SerDes設(shè)計采用了3nm制造技術(shù),能夠在提供更優(yōu)的傳輸距離和鏈路裕度的同時降低功耗,這對于新興的AI超級集群至關(guān)重要。SerDes和平行互連是芯片間高速數(shù)據(jù)交換的路徑。超大規(guī)模數(shù)據(jù)中心的機(jī)架可以包含數(shù)萬個SerDes鏈路。

  增長PAM4領(lǐng)導(dǎo)地位

  借助其PAM4 SerDes技術(shù)的領(lǐng)導(dǎo)地位及其全面的數(shù)據(jù)基礎(chǔ)設(shè)施IP,Marvell創(chuàng)建了一個最先進(jìn)的連接平臺,使領(lǐng)先的云數(shù)據(jù)中心運(yùn)營商能夠根據(jù)其獨特的架構(gòu)和工作負(fù)載優(yōu)化基礎(chǔ)設(shè)施。2023年,Marvell推出了業(yè)界首款1.6T PAM4 DSP Marvell® Nova DSP。Marvell還引入了集成PAM4 DSP(Marvell® Perseus)以及針對效率優(yōu)化的DSP(Marvell® Spica Gen2-T),以服務(wù)于日益廣泛的云數(shù)據(jù)中心鏈路類型和用例。PAM4技術(shù)也是針對有源電纜(AEC)應(yīng)用進(jìn)行優(yōu)化的Marvell®Alaska®A DSP芯片的基礎(chǔ)。

  Marvell參加2024年OCP全球峰會

  請于2024年10月15日至17日在美國加利福尼亞州圣何塞舉行的OCP全球峰會上訪問Marvell的B1展位。

  原文:Marvell Demonstrates Industry-Leading 3nm PCIe Gen 7 Connectivity for Accelerated Infrastructure at OCP 2024

  https://www.marvell.com/company/newsroom/marvell-demonstrates-industry-leading-3nm-pcie-gen7-connectivity-for-accelerated-infrastructure-at-ocp-2024.html

內(nèi)容來自:訊石光通訊網(wǎng)
本文地址:http://getprofitprime.com//Site/CN/News/2024/10/16/20241016015808673974.htm 轉(zhuǎn)載請保留文章出處
關(guān)鍵字:
文章標(biāo)題:Marvell展示業(yè)界領(lǐng)先的3nm PCIe Gen 7連接技術(shù)
1、凡本網(wǎng)注明“來源:訊石光通訊網(wǎng)”及標(biāo)有原創(chuàng)的所有作品,版權(quán)均屬于訊石光通訊網(wǎng)。未經(jīng)允許禁止轉(zhuǎn)載、摘編及鏡像,違者必究。對于經(jīng)過授權(quán)可以轉(zhuǎn)載我方內(nèi)容的單位,也必須保持轉(zhuǎn)載文章、圖像、音視頻的完整性,并完整標(biāo)注作者信息和本站來源。
2、免責(zé)聲明,凡本網(wǎng)注明“來源:XXX(非訊石光通訊網(wǎng))”的作品,均為轉(zhuǎn)載自其它媒體,轉(zhuǎn)載目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點和對其真實性負(fù)責(zé)。因可能存在第三方轉(zhuǎn)載無法確定原網(wǎng)地址,若作品內(nèi)容、版權(quán)爭議和其它問題,請聯(lián)系本網(wǎng),將第一時間刪除。
聯(lián)系方式:訊石光通訊網(wǎng)新聞中心 電話:0755-82960080-168   Right